# Documentação do Projeto Final de Circuitos Lógicos (2024.1) 3ª Entrega

Discentes: Ângelo Raphael Campelo de Araújo Barbosa; José Eduardo Monteiro dos Santos

Docente: Edgard de Faria Correa

A terceira entrega do projeto consiste no projeto e implementação na linguagem de descrição de hardware VHDL de um banco de registradores com 8 registradores de 16 bits e de uma pequena interface que permita operações de seleção de registrador, inserção de valor, e visualização de valor em displays de 7 segmentos na placa DE2-115.

Os valores inseridos devem ser indicados por até 16 switches de entrada que representam 1 bit cada e lidos e salvos de forma sequencial.

#### - Diagrama



- Plano de simulação

1º Simulação

Set Reg -> Set Val -> Get Val



#### 2ª Simulação

(Set\_reg A -> Set\_val A -> Set\_reg B -> Set\_val B -> Get\_val A -> Get\_val B)



#### 3ª Simulação

(Set\_reg 2 -> Set\_val 0x1234 -> Set\_reg 7 -> set\_val 0xffff -> reset 1 -> set\_reg 2 -> get\_val -> set\_reg 7 -> get\_val)



### 4ª Simulação

(set\_reg 0x001 -> set\_val "0x1234" -> set\_reg 0x002 -> set\_val "0xFFFF" -> set\_reg "0x001" -> get\_val -> set\_val 0x4321 -> set\_reg "0x002" -> get\_val -> set\_reg "0x001" -> get\_val)



Nota: Na placa Altera-DE2-115 o display de segmento e o botão assume valor lógico alto em 0.

A saída de todos os testes correspondeu com a saída esperada.

## Bibliografia:

Mapeamento de segmentos-portas: Table 4-4 Pin Assignments for 7-segment Displays, p. 37
 (https://www.terasic.com.tw/attachment/archive/502/DE2\_115\_User\_manual.pdf)